作者投稿和查稿 主编审稿 专家审稿 编委审稿 远程编辑

计算机工程 ›› 2011, Vol. 37 ›› Issue (13): 265-268. doi: 10.3969/j.issn.1000-3428.2011.13.088

• 开发研究与设计技术 • 上一篇    下一篇

FMM能效分析及其ASIC可行性评估

余学涛1,孔 雪1,王 绪1,祝永新1,何卫锋1,倪 明2,谢光伟2,雷咏梅3,单健晨3   

  1. (1. 上海交通大学微电子学院,上海 200240;2. 中国电子科技集团公司第三十二研究所,上海 200233;3. 上海大学,上海 200444)
  • 收稿日期:2011-01-19 出版日期:2011-07-05 发布日期:2011-07-05
  • 作者简介:余学涛(1988-),男,硕士研究生,主研方向:计算机体系结构;孔 雪、王 绪,硕士研究生;祝永新,副教授、博士生导师;何卫锋,副研究员;倪 明,研究员;谢光伟,工程师; 雷咏梅,教授;单健晨,硕士研究生
  • 基金资助:
    国家“863”计划基金资助重点项目(2009AA012201); 上海市国际科技合作基金资助项目(09540701900);上海市科委重大科技攻关计划基金资助项目(08dz501600)

Energy Efficiency Analysis of Fast Multipole Method and Its Assessment of ASIC Feasibility

YU Xue-tao 1, KONG Xue  1, WANG Xu  1, ZHU Yong-xin  1, HE Wei-feng   1,   

  1. (1. School of Microelectronics, Shanghai Jiaotong University, Shanghai 200240, China; 2. 32th Institute, China Electronics Technology Group Corporation, Shanghai 200233, China; 3. Shanghai University, Shanghai 200444, China)
  • Received:2011-01-19 Online:2011-07-05 Published:2011-07-05

摘要: 对快速多极方法(FMM)进行研究,分析其关键计算任务,并在CPU与DSP上进行验证,得出FMM在不同平台上性能和功耗的量化分析结果,给出基于FMM的多核DSP可重构ASIC结构模型。以可重构硬件FPGA为例,对该模型进行预测,结果证明其在涉及大规模浮点计算时具有一定的能效优势。

关键词: 快速多极方法, 能效分析, 可重构系统, 数字信号处理器, 现场可编程逻辑门阵列

Abstract: This paper applies Fast Multipole Method(FMM) to Nbody application, analyzes and implements major computing tasks on CPU and Digital Signal Processor(DSP) separately. It proposes the reconfigurable ASIC contained multicore DSP construction model based FMM. Taking Field Programmable Gate Array(FPGA) for example, it evaluates the better energy efficiency when revolved in floating point applications on the model.

Key words: Fast Multipole Method(FMM), energy efficiency analysis, reconfigurable system, Digital Signal Processor(DSP), Field Program- mable Gate Array(FPGA)

中图分类号: